微機原理知識點總結(jié)
第1~5章
1.進(jìn)制之間的相互轉(zhuǎn)換
2.補碼求法及補碼運算、溢出的判斷3.三總線結(jié)構(gòu)
4.8086CPU由哪兩部分構(gòu)成?它們的主要功能是什么?5.8086存儲器的尋址范圍,I/O的尋址范圍
6.邏輯地址、物理地址之間的關(guān)系,會計算偏移地址,每個段的最大尋址空間是多少,?設(shè)數(shù)據(jù)段的段地址為2A66H,其中某數(shù)組中第6個字節(jié)存儲單元的物理地址為2A835,求該數(shù)組中首字節(jié)的偏移地址。
7.段地址寄存器有幾個,分別存放何種信息?BP、BX各使用哪個段寄存器哪些寄存器是可以拆分的,這類寄存器叫什么?
10.flag寄存器有幾個狀態(tài)位幾個標(biāo)志位,標(biāo)志位的功能是什么?11.IP的作用?
12.什么是堆棧?存儲規(guī)則是什么,什么是棧底,什么是棧頂。用哪個作為地址指針,入棧出棧是SP如何變化,結(jié)合指令理解。地址為1245H:0000H~1245H:0200H,(SP)=0082H,請問:棧頂?shù)刂返闹怠?)棧底地址的值。13、8086與8088CPU的主要區(qū)別有哪些?15.8086、8088內(nèi)部數(shù)據(jù)總線的條數(shù)?
16.什么叫尋址方式?8086/8088CPU設(shè)置了哪幾種尋址方式?試簡要說明17.8086CPU的3個控制標(biāo)志位的作用是什么?
18.一條匯編語言語句一般由幾部分組成,其中核心部分是什么?19.通常一條指令包括哪兩個基本部分?20.什么叫物理地址?什么叫邏輯地址?21.什么叫尋址方式?
22.OFFSETSEGdddwdb的功能是什么?
23.loopnzloopzREPZREPNZ循環(huán)或重復(fù)的條件?cld指令的作用?24.086/8088可用于寄存器間接尋址的寄存器有幾個?
25.8086CPU在基址加變址的尋址方式中,基址寄存器和變址寄存器有哪些?26.理解RETandorrorrolrcrrcl指令執(zhí)行過程
27.加減法指令對指令FLAG寄存器的影響?INC/DEC指令對標(biāo)志位的影響?28.CMPTEST指令29.理解偽指令
30.什么是時鐘周期?什么是總線周期?什么是指令周期?
31.8086/8088基本總線周期是如何組成的?各狀態(tài)中完成什么基本操作?
32.8086讀/寫總線周期各包括最少幾個時鐘周期?什么情況下需要插入等待周期TW?33.當(dāng)對8086CPU進(jìn)行復(fù)位后,CS寄存器的內(nèi)容為?執(zhí)行第一條指令的物理地址是什么?
34.8086CPU的最小和最大工作模式的主要不同點?
35.在8088讀存儲器周期中,采樣Ready線的目的是什么。36.引腳NMIINTRALEM/IOWRRDDENDTRMN/MX37.在構(gòu)成8086最小模式系統(tǒng)總線時,需要幾個地址鎖存器8282,8282的選通信號STB應(yīng)該接CPU的什么信號。數(shù)據(jù)收發(fā)器8286的方向控制端T應(yīng)該接CPU的什么信號,8286的輸出允許端OE應(yīng)該接CPU的什么信號?
38.8086CPU,存儲器讀、IO讀、存儲器寫、IO寫操作時M/IO,RD,WR、DEN的電平狀態(tài)。
39.執(zhí)行指令OUTDX,AL時,DEN、M/IO、DT/R、WR的引腳電平狀態(tài)?40.執(zhí)行指令MOVAX,[BX+SI]時,DEN、M/IO、DT/R、WR的引腳電平狀態(tài)?第6~9章
1.簡述8086的中斷過程?
2.某外設(shè)已向CPU申請中斷,但未能得到響應(yīng),請說明其中可能的原因3.什么是中斷類型碼,中斷向量,中斷向量表?
4.8086/8088系統(tǒng)中中斷類型碼、中斷向量、中斷向量表的特點及關(guān)系?5.中斷向量地址實際上是?
6.下面的中斷中,需要硬件提供中斷類型碼的有()。
A.INT0B.INTnC.NMID.INTR
7.假設(shè)有軟件中斷指令I(lǐng)NT21H,簡述8086對于指令的處理過程?8.已知中斷類型碼,求中斷向量所在的地址9.已知中斷向量所在的地址求中斷類型碼
10.ROM是什么存儲器,RAM則是一種什么存儲器?各有什么特點。11、2MB的尋址能力,則該處理器具有的地址線條數(shù)是多少?
12.m×nbit的存儲器,構(gòu)成M×N的存儲器需要多少個芯片,多少條地址線?13.存儲器的存儲單位是?
14.20個字?jǐn)?shù)據(jù)存儲區(qū)的首地址為60B0H:EF6H,則末字單元的物理地址為?15.某DRAM芯片,其存儲容量為512K×8位,該芯片的地址線和數(shù)據(jù)線數(shù)目為?16.計算機的存儲器采用分級存儲體系的主要目的是?17.某一SRAM芯片,其容量為2KB(2K×8),除電源和接地線之外,該芯片引出線的最小數(shù)目是?
18.8MB是多少KB?
19.簡述ROM與RAM的異同?
20.什么是無條件傳送方式?什么是有條件傳送方式?21.簡述I/O接口電路的基本功能。
22.I/O接口中有那幾種傳送方式?它們可有何特點?23.傳送數(shù)據(jù)時,占用CPU時間最長的傳送方式是
24.微型計算機I/O端口通常采用的編址方式有哪兩種?25.什么是統(tǒng)一編址,分別編址?各有何特點?26.CPU傳送數(shù)據(jù)最快的I/O方式是?27.I/O端口的獨立編址方式特點是?
29.在PC/XT機中,不列通常不屬于輸入/輸出方式的是()。
A.程序控制I/OB.中斷驅(qū)動I/OC.DMA方式D.存儲器訪問方式30.CPU不參與數(shù)據(jù)傳送的工作方式是?
31.采用DMA傳送數(shù)據(jù)時,數(shù)據(jù)傳送過程是由控制的?32.從硬件角度而言,采用硬件最少的數(shù)據(jù)傳送方式是?33.CPU與I/O設(shè)備之間傳送的信息有哪些(數(shù)據(jù)信息、控制信息、狀態(tài)信息)34.采用查詢傳送方式時,必須要有()端口(狀態(tài)端口)
35.8086CPU在執(zhí)行INAL,DX指令時,DX寄存器的內(nèi)容輸出到()總線(地址)36.常用的接口芯片,知道類型會用74ls24474ls27374ls37374ls13874ls13837.下列I/O設(shè)備與主機通信方式中,主機和外設(shè)不能并行工作的方式是程序查詢。38.芯片8255A有哪幾種工作方式?每種工作方式有何特點?39.8255A工作于方式1時,端口A及端口B作為輸出端口,與外設(shè)的聯(lián)絡(luò)信號有哪些?40.8255A工作于方式1時,端口A及端口B作為輸入端口,與外設(shè)的聯(lián)絡(luò)信號有哪些?41.8255A有幾個端口?一般用作控制或狀態(tài)信息傳輸?shù)亩丝跒??255A的C口執(zhí)行按位置位/復(fù)位操作時,寫入的端口地址是
42.可編程計數(shù)/定時器電路8253A的工作方式共有幾種,有幾個計數(shù)通道?
43.方波輸出的8253,當(dāng)初始值為奇數(shù)M時,輸出方波的高電平占()個輸入時鐘周期
44.8253芯片有6種工作方式,其中可以輸出方波的為45.8253定時器中,時鐘信號CLK所起的作用為?
46.單片8237A有幾個MA通道,5片8237A構(gòu)成的二級DMA系統(tǒng),可提供幾個DMA通道。
47.8237實現(xiàn)DMA傳送時有四種工作方式?
48.8237提供16位地址線,故對存儲器的尋址范圍為?
49.8237進(jìn)行存儲器到存儲器傳送時,完成一次傳送只需要幾個個總線周期?
50.什么是幀格式出錯?什么是奇偶校驗?已知異步串行通信時規(guī)定數(shù)據(jù)幀為7位數(shù)據(jù)、1位偶校驗和2位停止位。若在接收時,如果收到7位數(shù)據(jù)位和1位校驗位后,再連續(xù)接收到2位低電平信號,傳輸過程中出現(xiàn)了哪種錯誤?51.波特率的概念?
52.DAC0832共有哪三種工作方式?各適合于什么場合?
53.什么是分辨率?會計算。若采用10位A/D轉(zhuǎn)換器轉(zhuǎn)換0~5V的電壓信號,則分辨率約為
54.設(shè)有一被測量溫度的變化范圍為40℃~1220℃。要求測量的誤差不超過±1℃,則應(yīng)選用的A/D轉(zhuǎn)換器的分辨率至少應(yīng)該為?
55.3片8259A級聯(lián),最多可以管理多少級中斷
56、8259A在第二次接收到中斷響應(yīng)信號INTA后,將送什么信息給CPU?57.在8259A中,寄存器IMR、ISRIRR的作用是?58.8259A初始化時,哪些初始化字是必須要設(shè)置?
59.8259的中斷屏蔽寄存器IMR與8086中斷允許標(biāo)志IF有什么區(qū)別?
60.理解8259循環(huán)優(yōu)先級。在循環(huán)優(yōu)先級方式下IR2請求中斷結(jié)束后,哪個最高?
擴展閱讀:微機原理知識點總結(jié)
微機原理復(fù)習(xí)總結(jié)
第1章基礎(chǔ)知識
計算機中的數(shù)制BCD碼
與二進(jìn)制數(shù)11001011B等值的壓縮型BCD碼是11001011B。F第2章微型計算機概論
計算機硬件體系的基本結(jié)構(gòu)
計算機硬件體系結(jié)構(gòu)基本上還是經(jīng)典的馮諾依曼結(jié)構(gòu),由運算器、控制器、存儲器、輸入設(shè)備和輸出設(shè)備5個基本部分組成。
計算機工作原理
1.計算機由運算器、控制器、存儲器、輸入設(shè)備和輸出設(shè)備5個基本部分組成。2.數(shù)據(jù)和指令以二進(jìn)制代碼形式不加區(qū)分地存放在存儲器重,地址碼也以二進(jìn)制形式;計算機自動區(qū)
分指令和數(shù)據(jù)。
3.編號程序事先存入存儲器。微型計算機系統(tǒng)
是以微型計算機為核心,再配以相應(yīng)的外圍設(shè)備、電源、輔助電路和控制微型計算機工作的軟件而構(gòu)成的完整的計算機系統(tǒng)。
微型計算機總線系統(tǒng)
數(shù)據(jù)總線DB(雙向)、控制總線CB(雙向)、地址總線AB(單向);8086CPU結(jié)構(gòu)
包括總線接口部分BIU和執(zhí)行部分EUBIU負(fù)責(zé)CPU與存儲器,,輸入/輸出設(shè)備之間的數(shù)據(jù)傳送,包括取指令、存儲器讀寫、和I/O讀寫等操作。
EU部分負(fù)責(zé)指令的執(zhí)行。
存儲器的物理地址和邏輯地址物理地址=段地址后加4個0(B)+偏移地址=段地址×10(十六進(jìn)制)+偏移地址邏輯段:
1).可開始于任何地方只要滿足最低位為0H即可2).非物理劃分3).兩段可以覆蓋
1、8086為16位CPU,說明(A)
A.8086CPU內(nèi)有16條數(shù)據(jù)線B.8086CPU內(nèi)有16個寄存器C.8086CPU內(nèi)有16條地址線D.8086CPU內(nèi)有16條控制線解析:8086有16根數(shù)據(jù)線,20根地址線;2、指令指針寄存器IP的作用是(A)
A.保存將要執(zhí)行的下一條指令所在的位置B.保存CPU要訪問的內(nèi)存單元地址C.保存運算器運算結(jié)果內(nèi)容D.保存正在執(zhí)行的一條指令3、8086CPU中,由邏輯地址形成存儲器物理地址的方法是(B)A.段基址+偏移地址B.段基址左移4位+偏移地址C.段基址*16H+偏移地址D.段基址*10+偏移地址
4、8086系統(tǒng)中,若某存儲器單元的物理地址為2ABCDH,且該存儲單元所在的段基址為2A12H,則該
存儲單元的偏移地址應(yīng)為(0AADH)。第3章8086指令系統(tǒng)與尋址方式尋址方式
立即尋址MOVAX,1090H將1090H送入AX,AH中為10H,AL中為90H寄存器尋址MOVBX,AX將AX的內(nèi)容送到BX中
直接尋址指令中給出操作數(shù)所在存儲單元的有效地址,為區(qū)別立即數(shù),有效地址用”[]”括
起。
例:MOVBX,[3000H]將DS段的33000H和33001H單元的內(nèi)容送BX
(設(shè)DS為3000H)
寄存器間接尋址把內(nèi)存操作數(shù)的有效地址存儲于寄存器中,指令給出存放地址的寄存器名。為區(qū)別寄存器尋址,寄存器名用”[]”括起。些寄存器可以為BX、BP、SI和DI。例:MOVAX,[SI]
物理地址=DS*10H+SI或DI或BX物理地址=SS*10H+BP
寄存器相對尋址操作數(shù)的有效地址分為兩部分,一部分存于寄存器中,另一部分以偏移量的方式直接在指令中給出。例:MOVAL,8[BX]
物理地址=DS*10H+BX+偏移量
基址變址尋址操作數(shù)的有效地址分為兩部分,一部分存于基址寄存器中(BX/BP),另一部分存于變址寄存器中(SI/DI)例:MOVAL,[BX][DI]物理地址=DS*10H+BX+DI相對基址變址尋址操作數(shù)的有效地址分為兩部分,一部分存于基址寄存器中(BX/BP),一部
分存于變址寄存器中(SI/DI),一部分以偏移量
例:MOVAL,8[BX][DI]物理地址=DS*10H+BX+DI+偏移量PUSH/POP
指令格式:PUSH源操作數(shù)/POP目的操作數(shù)實現(xiàn)功能:完成對寄存器的值的保存和恢復(fù)
在執(zhí)行PUSH指令時,堆棧指示器SP自動減2;然后,將一個字以源操作數(shù)傳送至棧頂。POP指令是將SP指出的當(dāng)前堆棧段的棧頂?shù)囊粋操作數(shù),傳送到目的操作數(shù)中,然后,SP自動加2,指向新的棧頂。
PUSH指令的操作方向是從高地址向低地址,而POP指令的操作正好相反壓棧指令PUSH執(zhí)行過程:(SP)←(SP)-2
(SP)-1←操作數(shù)高字節(jié)(SP)-2←操作數(shù)低字節(jié)出棧指令POP執(zhí)行過程:(SP)操作數(shù)低字節(jié)(SP)+1操作數(shù)高字節(jié)(SP)←(SP)+2
按后進(jìn)先出的次序進(jìn)行傳送的,因此,保存內(nèi)容和恢復(fù)內(nèi)容時,要按照對稱的次序執(zhí)行一系列壓入指令和彈出指令.例如:
PUSHDSPUSHES
POPES
POPDS
I/O指令I(lǐng)NOUT
格式:INAL/AX,端口OUT端口,AL/AX
直接尋址:直接給出8位端口地址,可尋址256個端口(0-FFH)
間接尋址:16位端口地址由DX指定,可尋址64K個端口(0-FFFFH)
INAX,50H;將50H、51H兩端口的值讀入AX,50H端口的內(nèi)容讀入AL,51H端口的內(nèi)容讀AH
INAX,DX從DX和DX+1所指的兩個端口中讀取一個字,低地址端口中的值讀入AL中,高地址端口中的值讀入AH中
OUT44H,AL將AL的內(nèi)容輸出到地址為44H的端口
1、下列語句中語法有錯誤的語句是(B)A.INAL,DXB.OUTAX,DXC.INAX,DXD.OUTDX,AL2、執(zhí)行PUSHAX指令時將自動完成(B)A.SP←SP-1,SS:[SP]←ALC.SP←SP+1,SS:[SP]←ALSP←SP-1,SS:[SP]←AHSP←SP+1,SS:[SP]←AHB.SP←SP-1,SS:[SP]←AHD.SP←SP+1,SS:[SP]←AHSP←SP-1,SS:[SP]←ALSP←SP+1,SS:[SP]←AL3、MOVAX,[BP][SI]的源操作數(shù)的物理地址是(C)
A.10H*DS+BP+SIB.10H*ES+BP+SIC.10H*SS+BP+SID.10H*CS+BP+SI
4、操作數(shù)在I/O端口時,當(dāng)端口地址(>255)時必須先把端口地址放在DX中,進(jìn)行間接尋址。第4章匯編語言程序設(shè)計
程序的編輯、匯編及連接過程
匯編語言的程序一般要經(jīng)過編輯源程序、匯編(MASM或ASM)、連接(LINK)和調(diào)試(DEBUG)這些步驟
第5章8086的總線操作與時序8086/8088工作模式8086/8088典型時序1、兩種工作模式兩種組態(tài)利用MN/MX*引腳區(qū)別
MN/MX*接高電平為最小模式MN/MX*接低電平為最大模式
兩種組態(tài)下的內(nèi)部操作并沒有區(qū)別
兩種組態(tài)構(gòu)成兩種不同規(guī)模的應(yīng)用系統(tǒng)最小組態(tài)模式
構(gòu)成小規(guī)模的應(yīng)用系統(tǒng),8086本身提供所有的系統(tǒng)總線信號。
最大組態(tài)模式
構(gòu)成較大規(guī)模的應(yīng)用系統(tǒng),例如可以接入數(shù)值協(xié)處理器8087
8086和總線控制器8288共同形成系統(tǒng)總線信號,在最大工作模式中,總是包含兩個以上
總線主控設(shè)備。
2、典型時序
總線周期是指CPU通過總線操作與外部(存儲器或I/O端口)進(jìn)行一次數(shù)據(jù)交換的過程所需要時
間?偩周期如:存儲器讀周期、存儲器寫周期,I/O讀周期、I/O寫周期。總線周期一般有4個時鐘周期T1,T2,T3,T4組成。
指令周期是指一條指令經(jīng)取指令、譯碼、讀寫操作數(shù)到執(zhí)行完成的過程所需要時間。8088的基本總線周期需要4個時鐘周期4個時鐘周期編號為T1、T2、T3和T4總線周期中的時鐘周期也被稱作“T狀態(tài)”時鐘周期的時間長度就是時鐘頻率的倒數(shù)當(dāng)需要延長總線周期時需要插入等待狀態(tài)Tw3、(1)存儲器寫總線周期
T1狀態(tài)輸出20位存儲器地址A19~A0IO/M*輸出低電平,表示存儲器操作;ALE輸出正脈沖,表示復(fù)用總線輸出地址
T2狀態(tài)輸出控制信號WR*和數(shù)據(jù)D7~D0T3和Tw狀態(tài)檢測數(shù)據(jù)傳送是否能夠完成T4狀態(tài)完成數(shù)據(jù)傳送
(2)I/O寫總線周期T1狀態(tài)輸出16位I/O地址A15~A0IO/M*輸出高電平,表示I/O操作;
ALE輸出正脈沖,表示復(fù)用總線輸出地址
T2狀態(tài)輸出控制信號WR*和數(shù)據(jù)D7~D0T3和Tw狀態(tài)檢測數(shù)據(jù)傳送是否能夠完成T4狀態(tài)完成數(shù)據(jù)傳送
(3)存儲器讀總線周期
T1狀態(tài)輸出20位存儲器地址A19~A0IO/M*輸出低電平,表示存儲器操作;ALE輸出正脈沖,表示復(fù)用總線輸出地址T2狀態(tài)輸出控制信號RD*
T3和Tw狀態(tài)檢測數(shù)據(jù)傳送是否能夠完成T4狀態(tài)前沿讀取數(shù)據(jù),完成數(shù)據(jù)傳送
(4)I/O讀總線周期
T1狀態(tài)輸出16位I/O地址A15~A0IO/M*輸出高電平,表示I/O操作;
ALE輸出正脈沖,表示復(fù)用總線輸出地址T2狀態(tài)輸出控制信號RD*
T3和Tw狀態(tài)檢測數(shù)據(jù)傳送是否能夠完成T4狀態(tài)前沿讀取數(shù)據(jù),完成數(shù)據(jù)傳送
第6章存儲器系統(tǒng)隨機存儲器RAM(randomAccessmemory)存儲器中的信息能讀能寫,且對存儲器中任一單元的讀或?qū)懖僮魉枰臅r間基本是一樣的。斷電后,RAM中的信息即消失只讀存儲器ROM(readonlymemory)用戶在使用時只能讀出其中信息,不能修改或?qū)懭胄碌男畔ⅲ瑪嚯姾,其信息不會消失。主存儲器設(shè)計字?jǐn)U展地址空間的擴展。芯片每個單元中的字長滿足,但單元數(shù)不滿足擴展原則:每個芯片的地址線、數(shù)據(jù)線、控制線并聯(lián),僅片選端分別引出,以實現(xiàn)每個芯片占據(jù)不同的地址范圍位擴展當(dāng)構(gòu)成內(nèi)存的存儲器芯片的字長小于內(nèi)存單元的字長時,就要進(jìn)行位擴展,使每個單元的字長滿足要求位擴展方法:將每片的地址線、控制線并聯(lián),數(shù)據(jù)線分別引出連接至數(shù)據(jù)總線的不同位上字位擴展:若已有存儲芯片的容量為L×K,要構(gòu)成容量為M×N的存儲器,需要的芯片數(shù)為:(M/L)×(N/K)片選信號的產(chǎn)生:全譯碼、部分譯碼、線性譯碼。全譯碼:片選信號由地址線所有不在存儲器的地址譯碼產(chǎn)生。(地址唯一)部分譯碼:片選信號不是由地址中所有不在存儲器上的地址譯碼產(chǎn)生。(地址不唯一,一個單元可能有多個地址)線性譯碼:以不在存儲器上的高位地址線直接作為存儲器芯片的片選信號。(地址不唯一)存儲容量是指一塊存儲芯片上所能存儲的二進(jìn)制位數(shù)。假設(shè)存儲芯片的存儲單元數(shù)是M,一個存儲單元所存儲的信息的位數(shù)是N,則其存儲容量為M×N。1、如圖是某一8088系統(tǒng)的存儲器連接圖,試確定其中各芯片的地址空間
D7D0WRRDVccA17IO/MA19A18A16A15A14A13A0A12A0CE2CE11#6264WEOED7D0A12A0CE2CE12#6264WEOED7D0A13A0CE27128OED7D0G1Y0G2A≥1G2BCY4BA74LS1381≥1≥1A13Vcc
解:(1)27128是ROM,沒有WR,Y0=0選中該片;
該片14條地址線,其基本地址00000000000000~11111111111111;高6位:A19A18=00;A17=1;A16A15A14=000
所以27128地址范圍:0010000000000000000000100011111111111111即201*0H23FFFH解:(2)6264是SRAM,13條地址線,用2片,基本地址0000000000000~1111111111111;1#6264的高7位:A13=0且Y4=0有效選中此片,則A16A15A14=100;A19A18=0;A17=1;1#6264地址范圍:0011000000000000000000110001111111111111即30000H31FFFH2#6264的高7位:A13=1且Y4=0有效選中此片則A16A15A14=100;A19A18=00;A17=1;2#6264地址范圍:0011001000000000000000110011111111111111即3201*H33FFFH
1、256KB的SRAM有8條數(shù)據(jù)線,有(B)條地址線A.8B.18C.10D.24解析:256KB=2的18次方B,所以需要18條地址線2、在內(nèi)存儲器組織中用全譯碼方式,存儲單元地址有重復(fù)地址值。F(P211)第7章基本輸入輸出接口I/O接口電路的典型結(jié)構(gòu)CPU數(shù)據(jù)總線DBI/O接口電數(shù)據(jù)信息數(shù)據(jù)寄存器地址總線AB控制總線CB狀態(tài)信息外設(shè)狀態(tài)寄存器控制信息控制寄存器
CPU與外設(shè)之間的數(shù)據(jù)傳輸方式
無條件傳送方式、查詢傳送方式、中斷方式、DMA方式。傳送方式的比較:
無條件傳送:慢速外設(shè)需與CPU保持同步查詢傳送:簡單實用,效率較低
中斷傳送:外設(shè)主動,可與CPU并行工作,但每次傳送需要大量額外時間開銷
DMA傳送:DMAC控制,外設(shè)直接和存儲器進(jìn)行數(shù)據(jù)傳送,適合大量、快速數(shù)據(jù)傳送
DMA控制器8237A
8237工作方式:單字節(jié)傳送方式DMA傳送類型DMA讀DMA寫
DMA控制器8237A
數(shù)據(jù)塊傳送方式請求傳送方式
DMA檢驗
級連方式
每個8237A芯片有4個DMA通道,就是有4個DMA控制器;每個DMA通道具有不同的優(yōu)先權(quán);每個DMA通道可以分別允許和禁止;每個DMA通道有4種工作方式;一次傳送的最大長度可達(dá)64KB;多個8237A芯片可以級連,擴展通道數(shù)
簡述CPU與外設(shè)之間的數(shù)據(jù)傳輸方式有哪幾種?
第8章中斷控制接口中斷的基本概念:所謂“中斷”是指CPU終止正在執(zhí)行的程序,專區(qū)執(zhí)行請求CPU為之服務(wù)的內(nèi)、外部事件的服務(wù)程序,待服務(wù)程序執(zhí)行完后,又返回被中止的程序繼續(xù)運行的過程。常見的中斷源有:(1)外部設(shè)備的請求(2)由硬件故障引起的(3)實時時鐘(4)由軟件引起的中斷處理過程:1.中斷請求2中斷判優(yōu)3中斷響應(yīng)(通常包括:保留斷點地址、關(guān)閉中斷允許、轉(zhuǎn)入中斷服務(wù)程序)4.中斷處理(1.保護(hù)現(xiàn)場2.執(zhí)行中斷服務(wù)3.恢復(fù)現(xiàn)場)5.中斷返回8088CPU的中斷系統(tǒng)INTn指令NMI非屏蔽中斷請求CPU中斷邏輯INTRIR0IRIRIR可1屏蔽2中斷3請求8259A中斷控制器INT3指令I(lǐng)NTO指令除法錯誤單步中斷IR4軟件中斷IR硬件中斷圖8086中斷源
查詢中斷的順序(由高到低)
軟件中斷除法錯誤中斷、指令中斷INTn、溢出中斷INTo非屏蔽中斷NMI可屏蔽中斷INTR單步中斷
8088的中斷向量表
中斷向量表:中斷服務(wù)程序的入口地址(首地址)的表格中斷服務(wù)程序的入口地址=中斷類型號*4
邏輯地址含有段地址CS和偏移地址IP(32位)
每個中斷向量的低字是偏移地址、高字是段地址,需占用4個字節(jié)8088微處理器從物理地址000H開始,依次安排各個中斷向量,向量號也從0開始256個中斷占用1KB區(qū)域,就形成中斷向量表
8259A的中斷工作過程和工作方式工作方式
1.中斷嵌套方式(全嵌套方式、特殊嵌套方式)
2.循環(huán)優(yōu)先方式(優(yōu)先級自動循環(huán)方式、優(yōu)先權(quán)特殊循環(huán)方式)3.中斷屏蔽方式(普通中斷屏蔽方式、特殊中斷屏蔽方式)
4.結(jié)束中斷處理方式(自動中斷結(jié)束方式、非自動中斷結(jié)束方式)5.程序查詢方式
6.中斷請求觸發(fā)方式(邊沿觸發(fā)方式、電平觸發(fā)方式)8259A的中斷工作過程(?)
8259A的編程包括初始化命令I(lǐng)CW1~ICW4和操作命令字OCW1~OCW3初始化命令字規(guī)則:必須按照ICW1~I(xiàn)CW4順序?qū)懭,ICW1和ICW2是必須送的ICW3和ICW4由工作方式?jīng)Q定
8259A的級聯(lián):n片級聯(lián)可以控制7n-1個中斷1、8086CPU響應(yīng)中斷請求的時刻是在(B)
A.執(zhí)行完正在執(zhí)行的程序以后B.執(zhí)行完正在執(zhí)行的指令后C.執(zhí)行完正在執(zhí)行的機器周期以后D.執(zhí)行完本時鐘周期以后2、8086的中斷向量表(B)
A.用于存放中斷類型碼B.用于存放中斷服務(wù)程序入口地址C.是中斷服務(wù)程序的入口D.是斷點
3、若可屏蔽中斷類型號為32H,則它的中斷向量應(yīng)存放在(C)開始的4個字節(jié)單元中A.00032HB.00128HC.000C8HD.00320H4、8259A中斷屏蔽寄存器為(B)A.IRRB.IMRC.ISRD.PR5、INTn指令中斷是(C)
A.由外部設(shè)備請求產(chǎn)生B.由系統(tǒng)斷電引起的C.通過軟件調(diào)用的內(nèi)部中斷D.可用IF標(biāo)志位屏蔽的6、某8086微機系統(tǒng)的RAM存儲單元中,從0000H:0060H開始依次存放23H、45H、67H和89H四個字節(jié),相應(yīng)的中斷類型碼為(B)A.15HB.18HC.60HD.C0H
解析:開始的物理地址為0000H+0060H=60H,60H=中斷類型號*4
7、8086CPU可屏蔽中斷INTR的中斷請求信號為高電平有效。T
8、中斷向量在中斷向量表中存放格式為:較低地址單元中存CS,較高地址單元中存放IP。F
9、若中斷向量表從0200H開始的連續(xù)4個單元中存放某中斷服務(wù)程序入口地址,那么相應(yīng)的中斷類型號為(80H)
10、8259A的4個初始化命令字ICW1~ICW4的寫入方法為順序?qū)懭,其中(ICW1\\2)為必須寫,
(ICW3\\4)為選寫初始化命令字
11、80x86的中斷系統(tǒng)有哪幾種類型中斷?其優(yōu)先次序如何?12、簡述80X86CPU可屏蔽中INTR的中斷過程?
第9章定時計數(shù)控制接口
8253的6種工作方式方式0計數(shù)結(jié)束產(chǎn)生中斷方式1可重觸發(fā)單穩(wěn)態(tài)方式方式2頻率發(fā)生器方式3方波發(fā)生器
方式4軟件觸發(fā)的選通信號發(fā)生器方式5硬件觸發(fā)的選通信號發(fā)生器8253的編程寫入控制字
寫入計數(shù)初值(計算公式t=1/f*TC;t定時時間、TC計數(shù)初值、f輸入時鐘頻率)讀取計數(shù)值
看例題9.1(p265)9.3(p270)分析+編程必考(P260控制字格式)
圖。8253A控制字格式
8255A的工作方式和編程方式0:基本輸入輸出方式
適用于無條件傳送和查詢方式的接口電路
方式1:選通輸入輸出方式
適用于查詢和中斷方式的接口電路
方式2:雙向選通傳送方式
適用于雙向傳送數(shù)據(jù)的外設(shè)
適用于查詢和中斷方式的接口電路
圖8255A方式選擇控制字
圖9.138255A端口C置位復(fù)位控制字
8255A的應(yīng)用
1、8253/8254的十進(jìn)制計數(shù)方式比二進(jìn)制計數(shù)方式的最大計數(shù)范圍小。T
解析:選擇二進(jìn)制時計數(shù)值范圍:0000H~FFFFH0000H是最大值,代表65536選擇十進(jìn)制(BCD碼)計數(shù)值范圍:0000~99990000代表最大值10000
2、在對8253初始化時,需要向控制寄存器寫入方式控制字,向(計數(shù)通道)寫入計數(shù)e初值。3、若8253的某一計數(shù)器用于輸出方波,該計數(shù)器應(yīng)工作在(方式3)。若該計數(shù)器的輸入頻率為1MHz,輸出方波頻率為5kHz,則計數(shù)初值為(200)。
moval,82hout83h,al;8255的初始化,設(shè)置端口A為方式0輸入、端口B為方式0輸出next:inal,81h;讀取端口B的數(shù)據(jù)notal;低兩位取反,閉合0變?yōu)?andal,03h;屏蔽掉高6位,變?yōu)?
andal,03h
cmpal,01h;jzone;若等值跳轉(zhuǎn)到0顯示程序
cmpal,02h或者
jztwo;若等值跳轉(zhuǎn)到1顯示程序cmpal,03hjzexit;若同時按下跳轉(zhuǎn)到中止程序
jmpnext;若未按下鍵盤則返回到NEXT重新檢測one:moval,3fhout80h,aljmpnext;0顯示程序two:moval,06h;或30Hout80h,aljmpnext;1顯示程序exit:movah,4chint21h;中止程序
第10章串行通信接口
串行通信與并行通信
串行通信:利用一條傳輸線將數(shù)據(jù)一位一位按順序分時傳輸。并行通信:利用多根傳輸線,將多為數(shù)據(jù)同時進(jìn)行傳輸。異步串行通信協(xié)議
圖為異步傳輸?shù)臄?shù)據(jù)幀格式,每幀包括:一個起始位(低電平)、5~8個數(shù)據(jù)位、1個可選的奇偶校驗位、1~2個停止位(高電平)。傳輸時低位在前,高位在后。串行通信中的傳輸模式
何謂并口?何謂串口?它們各自的特點是什么?
第11章模數(shù)接口
D/A轉(zhuǎn)換的基本原理:Vout=-(D/2^n)×VREF
DAC0832的工作方式:直通方式單緩沖方式雙緩沖方式單極性電壓輸出:Vout=-Iout1×Rfb=-(D/2^8)×VREF雙極性電壓輸出:Vout2=[(D-2^7)/2^7)]×VREFADC0809的轉(zhuǎn)換公式
友情提示:本文中關(guān)于《微機原理知識點總結(jié)》給出的范例僅供您參考拓展思維使用,微機原理知識點總結(jié):該篇文章建議您自主創(chuàng)作。
來源:網(wǎng)絡(luò)整理 免責(zé)聲明:本文僅限學(xué)習(xí)分享,如產(chǎn)生版權(quán)問題,請聯(lián)系我們及時刪除。